Dynamic Signal Acquisition

cancel
Showing results for 
Search instead for 
Did you mean: 

singleboard adquisition problema

Hola mi nombre es aarmando y mi problema es el siguiente:

 

estoy tratando de muestrear la senal de la linea de 127 y busco q sean 16 muestras por ciclo, esto debo hacerlo con la singleboard rio en tiempo real, mi problema es con el tiempo y el muestreo tengo muchos problemas me pueden ayudar porfavor???

 

la adquisicion la hace bien sinproblemas, los problemas llegan al momento de mestrear 16 muestras por ciclo valga la redundancia.

 

espero me puedan ayudar gracias

0 Kudos
Message 1 of 6
(7,341 Views)

Estimado ingalcantara1

 

Gracias por utilizar los foros de NI.

 

Antes de continuar requeriré me informe el módulo que está utilizando ya que cada uno tiene una velocidad de muestre diferente. La mayoría de los módulos podrían muestrear a esa frecuencia que requiere que serían 60 Hz * 16.  Si ya cuenta con algún VI con el que está trabajando le pido me lo envié para realizarle las respectivas recomendaciones.

 

Adicionalmente te agrego esta liga, que es un entrenamiento de programación en FPGA, puedes poner especial atención en el lección 4 y 5 que habla acerca de temporización y IOs. 

 

https://learn.ni.com/learn/article/getting-started-with-fpga

 

Quedo a sus órdenes para cualquier cosa.

 

Saludos.

 

Coamín Cruz

NI México

0 Kudos
Message 2 of 6
(7,292 Views)

Gracias por la respuesta aqui adjunto los VI delo q trato de hacer a ver q le parece. Como dato el sub VI q aparece ahi (tamb lo adjunto) calcula unfasor ylo q deseo es q esas 16 muestras entren ahi, bueno aver q le parece.

 

Otra pregunta esta es la manera mas optima?? o es mejor mediante las DMA FIFO o es lo mismo??

 

gracias

Download All
0 Kudos
Message 3 of 6
(7,278 Views)

Have you seen this FREE toolkit for cRIO waveform acquisition?

 

https://forums.ni.com/t5/Example-Code/Reference-Application-for-NI-CompactRIO-Waveform-Acquisition/t...

 

 

Preston Johnson
Solutions Manager, Industrial IoT: Condition Monitoring and Predictive Analytics
cbt
512 431 2371
preston.johnson@cbtechinc
0 Kudos
Message 4 of 6
(7,274 Views)

Estimado ingalcantara1

 

Gracias por su respuesta. Abrí sus VIs pero no viene el VI de FPGA por lo cual no puedo saber la forma en la que adquiere, viendo el VI de RT se ve que haces comunicación por panel frontal y eso no es lo más recomendable, de hecho, como bien dices lo mejor son los FIFOs para estas aplicaciones. Como bien escribió Preston el toolkit de cRIO te ayudaría muchísimo ya que está implementado todo un API de adquisición de forma de onda y únicamente necesitarías hacer las adaptaciones para tu módulo en particular.

 

Para futuros temas que abras más adelante te sugiero que si lo harás en español lo hagas directamente en la sección de foros en español (www.ni.com/foros).

 

Quedo a tus órdenes para cualquier cosa.

 

Thanks for your comment Preston, it was very usefull!!! 😄

 

Coamín Cruz

NI México

0 Kudos
Message 5 of 6
(7,262 Views)

Muchisimas gracias por sus respuestas, ya descargueel toolkit y lo voy analizar y probar y a utilizar FIFOs, han sido de mucha ayuda, espero poder terminar pronto y pues ya les dire q tal.

 

Les mando un saludo. Thanks Coamin & Preston

0 Kudos
Message 6 of 6
(7,254 Views)