NI LabVIEW,CVI,数据采集等产品讨论区

取消
显示结果 
搜索替代 
您的意思是: 

当数据量大于FIFO深度时如何通过FIFO将数据从HOST.VI传向FPGA

最近使用NI的PCI-5640R的板子做信号生产的研究,将数据通过FIFO从HOST.VI传送到FPGA时,因为传输的数据量大于FIFO的深度,而无法实现数据的传送。如果不增加FIFO的深度如何通过FIFO传送大数据量的数据。

0 项奖励
1 条消息(共 4 条)
4,027 次查看
传输的数据必须小于FIFO深度,这个是没有办法跳过的。
District Sales Manager | Shanghai Pudong, China
0 项奖励
2 条消息(共 4 条)
4,014 次查看

那么FIFO的深度有何限制呢,增加深度会对程序运行速度和所占内存有何影响呢?

0 项奖励
3 条消息(共 4 条)
4,002 次查看
会占FPGA的资源,比如ff。
District Sales Manager | Shanghai Pudong, China
0 项奖励
4 条消息(共 4 条)
3,987 次查看