LabVIEW

cancel
Showing results for 
Search instead for 
Did you mean: 

horloge 40MHz FPGA PCI7831R

Je veux générer des signaux TTL avec l'horloge de 40MHz.
Dans une boucle while, je place une structure séquence avec dans la première étape un loop timer de 1 tick et dans la deuxième étape un digital output pour visualiser les créneaux normalement à 40MHz.
Mais je n'ai que des fréquences de 1,47MHz!
En changeant le type de compteur (8 bits) et l'arbitration de la sortie cadencée , j'arrive à une fréquence de 5Mhz, ce qui est loin des 40!
Lorsqu'on utilise un loop timer, est ce que l'horloge est divisée?
0 Kudos
Message 1 of 1
(2,443 Views)